如何在降低電路板設計中的噪聲與電磁干擾
對于layout的工程師們來說,在PCB設計中如何提高電路板的抗干擾能力成為眾多工程師們關注的重點問題之一。在這里,電路板廠家為您介紹電路板設計中降低噪聲與電磁干擾的一些小竅門,千萬不要錯過哦~
(1)能用低速芯片就不用高速的,高速芯片用在關鍵地方。
(2)可用串一個電阻的辦法,降低控制電路上下沿變速率。
(3)盡量為繼電器等提供某種形式的阻尼。
(4)使用滿足系統要求的最低頻率時鐘。
(5)時鐘產生器盡量近到用該時鐘的器件。石英晶體振蕩器外殼要接地。
(6)用地線將時鐘區圈起來,時鐘線盡量短。
(7)I/O驅動電路盡量近印制電路板邊,讓其盡快離開印制電路板。對進入印制電路板的信號要加濾波,從高噪聲區來的信號也要加濾波,同時用串終端電阻的辦法,減小信號反射。
(8)MCD無用端要接高,或接地,或定義成輸出端,集成電路上該接電源地的端都要接,不要懸空。
(9)閑置不用的門電路輸入端不要懸空,閑置不用的運放正輸入端接地,負輸入端接輸出端。
(10)印制電路板盡量使用45°折線而不用90°折線布線以減小高頻信號對外的發射與耦合。
(11)印制電路板按頻率和電流開關特性分區,噪聲元件與非噪聲元件要距離再遠一些。
(12)單面電路板和雙面電路板用單點接電源和單點接地、電源線、地線盡量粗,經濟是能承受的話用多層電路板以減小電源,地的容生電感。
(13)時鐘、總線、片選信號要遠離I/O線和接插件。
(14)模擬電壓輸入線、參考電壓端要盡量遠離數字電路信號線,特別是時鐘。
(15)對A/D類器件,數字部分與模擬部分寧可統一下也不要交叉。
(16)時鐘線垂直于I/O線比平行I/O線干擾小,時鐘元件引腳遠離I/O電纜。
(17)元件引腳盡量短,去耦電容引腳盡量短。
(18)關鍵的線要盡量粗,并在兩邊加上保護地。高速線要短、直。
(19)對噪聲敏感的線不要與大電流,高速開關線平行。
(20)石英晶體下面以及對噪聲敏感的器件下面不要走線。
(21)弱信號電路,低頻電路周圍不要形成電流環路。
(22)信號都不要形成環路,如不可避免,讓環路區盡量小。
(23)每個集成電路一個去耦電容。每個電解電容邊上都要加一個小的高頻旁路電容。
(24)用大容量的鉭電容或聚酷電容而不用電解電容作電路充放電儲能電容。使用管狀電容時,外殼要接地。
我要評論: | |
內 容: |
(內容最多500個漢字,1000個字符) |
驗證碼: | 看不清?! |
最新產品
同類文章排行
- 電池電路板未來趨勢:探索電池技術的無限可能
- 電路板廠獨家分享:電路板PCB相關設計指南(二)
- 5G天線PCB的工藝挑戰主要在哪些方面?
- 汽車電路板維修入門指南分享
- 5G線路板:PCB廠如何應對高精度需求
- PCB廠關于線路板制作方法的淺析
- PCB廠:什么是PCB及其特點功能解析
- PCB 特性大揭秘:常用術語深度解讀
- 關于汽車無線充電 PCB 的核心技術與設計要點剖析
- 什么是汽車電路板?它與普通電路板有什么不同?
最新資訊文章
您的瀏覽歷史

共有-條評論【我要評論】