電子設備的靈敏度越來越高,這要求設備的抗干擾能力也越來越強,因此汽車電路板設計也變得更加困難,如何提高PCB的抗干擾能力成為眾多工程師們關注的重點問題之一。本文將介紹PCB設計中降低噪聲與電磁干擾的一些小竅門。
(1) 單面板和雙面板用單點接電源和單點接地、電源線、地線盡量粗,經濟是能承受的話用多層板以減小電源,地的容生電感。
(2) 時鐘、總線、片選信號要遠離I/O 線和接插件。
(3) 模擬電壓輸入線、參考電壓端要盡量遠離數字電路信號線,特別是時鐘。
(4) 對A/D 類器件,數字部分與模擬部分寧可統一下也不要交叉。
(5) 時鐘線垂直于I/O 線比平行I/O 線干擾小,時鐘元件引腳遠離I/O 電纜。
(6) 元件引腳盡量短,去耦電容引腳盡量短。
(7) 關鍵的線要盡量粗,并在兩邊加上保護地。高速線要短要直。
(8) 對噪聲敏感的線不要與大電流,高速開關線平行。
(9) 石英晶體下面以及對噪聲敏感的器件下面不要走線。